CPU
-
121
ななしのよっしん
2015/07/28(火) 01:15:11 ID: 4L5KGKGWLV
-
core Mも追加して差し上げろ~
-
👍0高評価👎0低評価
-
122
ななしのよっしん
2016/03/31(木) 15:07:18 ID: WTG2n2V1Al
-
👍0高評価👎0低評価
-
123
ななしのよっしん
2016/07/21(木) 14:48:28 ID: CdF2MsXW94
-
👍0高評価👎0低評価
-
124
ななしのよっしん
2016/10/02(日) 00:51:04 ID: XMh0A1aH2Z
-
よく見るとマルチスレッドの説明が微妙に誤解を招くな・・・。
マルチスレッドそのものはクロック数を減らすこととは全く関係がない。単純に一つのプロセスに対して実行文脈を複数持てることを指していて、1スレッド辺りの処理が3クロックなら、2スレッドでトータル6クロックになるのは基本的に変わらん。
ただ、CPU側に複数のコアがあったりすると、6clock/coreじゃなくて2*3clock/coreに均せるからスループットは倍になりますよと。
で、このマルチコアのやっていることを単一CPU内で擬似的に再現してやろうというのがいわゆるハードウェアマルチスレッディング(HyperThreading)で、実行ユニットが空いてないと機能しないからマルチコアみたいに完全に倍になったりはしないが「シングルCPUだけどユニットが空いてたら6クロック使わずに終わらせますよ」ということを謳う。
これはあくまでも「ハードウェアによるマルチスレッド実行」の話なので「マルチスレッドは空いてるところを利用するものだ」という説明は微妙に嘘。 -
👍0高評価👎0低評価
-
125
ななしのよっしん
2017/02/23(木) 16:50:40 ID: WTG2n2V1Al
-
👍0高評価👎0低評価
-
126
ななしのよっしん
2017/02/23(木) 21:32:15 ID: T1ESX6jDSv
-
👍0高評価👎0低評価
-
127
ななしのよっしん
2017/02/25(土) 19:23:17 ID: WTG2n2V1Al
-
👍0高評価👎0低評価
-
128
ななしのよっしん
2018/06/23(土) 02:01:31 ID: ARqEeFmcEh
-
神威・太湖之光
https://ja.wikip edia.org /wiki/%E 7%A5%9E% E5%A8%81 %E3%83%B B%E5%A4% AA%E6%B9 %96%E4%B 9%8B%E5% 85%89
CPUは無錫市にある江南計算技術研究所が開発する神威シリーズのメニーコアCPUである申威26010(SW26010)を40960CPU搭載し、
1CPU当たり260コア(コンピューティング用の256コア+マネジメント用の4コア)、
トータルで10649600コアで構成されている。
動作クロックは1.45GHzとかなり低く、絶対性能が世界一でありながら、
1つのCPUに性能の低いコアを大量に搭載することで性能を稼ぎつつ消費電力を落とすメニーコアの思想を突き詰めた構成となっている。 -
👍0高評価👎0低評価
-
129
ななしのよっしん
2018/10/10(水) 06:38:07 ID: WTG2n2V1Al
-
👍0高評価👎0低評価
-
130
ななしのよっしん
2018/12/15(土) 18:58:06 ID: dgaWI7t7fD
-
👍0高評価👎0低評価
-
131
ななしのよっしん
2019/06/01(土) 23:46:56 ID: dHASw7P8i5
-
👍0高評価👎0低評価
-
132
ななしのよっしん
2019/06/09(日) 22:45:18 ID: eW5M35Msks
-
👍0高評価👎0低評価
-
133
ななしのよっしん
2019/08/02(金) 15:02:23 ID: WTG2n2V1Al
-
👍0高評価👎0低評価
-
134
ななしのよっしん
2020/06/01(月) 17:09:04 ID: eFpcgeKN2I
-
👍0高評価👎0低評価
-
135
ななしのよっしん
2020/06/27(土) 17:18:00 ID: CdmwxgnEVy
-
Appleはラップトップとデスクトップを含むコンピュータ製品全般に独自のプロセッサ「Apple Silicon(アップル シリコン)」 を使用していくことを公式に発表
https://news.nic ovideo.j p/watch/ nw751978 2 -
👍0高評価👎0低評価
-
136
ななしのよっしん
2020/12/02(水) 08:24:14 ID: lee96G3fzK
-
👍0高評価👎0低評価
-
137
ななしのよっしん
2020/12/05(土) 10:43:41 ID: K7Ejhhxka0
-
👍0高評価👎0低評価
-
138
ななしのよっしん
2020/12/06(日) 20:54:33 ID: XMh0A1aH2Z
-
👍0高評価👎0低評価
-
139
ななしのよっしん
2020/12/16(水) 01:52:54 ID: VGjH7LbxPD
-
👍0高評価👎0低評価
-
140
ななしのよっしん
2020/12/16(水) 03:50:24 ID: eFpcgeKN2I
-
👍0高評価👎0低評価
-
141
ななしのよっしん
2021/05/28(金) 19:27:15 ID: cgtfs05350
-
👍0高評価👎0低評価
-
142
ななしのよっしん
2021/06/22(火) 01:17:20 ID: Wyg/7qI19H
-
👍0高評価👎0低評価
-
143
ななしのよっしん
2021/07/08(木) 11:02:18 ID: Wyg/7qI19H
-
SiFive、高性能RISC-VプロセッサIP「P550」を発表 - Intelが採用予定
https://news.myn avi.jp/a rticle/2 0210629- 1912188/
>SiFiveによると「P550」は、SPECInt2006のスコアで8.65/GHzを達成。Arm Cortex-A75と同等の面積でArm Cortex-A75を上回るパフォーマンスを提供する。アーキテクチャはRISC-V RV64GC ISA互換、13ステージ、トリプルイシュー、アウトオブオーダー・パイプラインを備えている。
XiangShan open-source 64-bit RISC-V processor to rival Arm Cortex-A76
https://www.cnx- software .com/202 1/07/05/ xiangsha n-open-s ource-64 -bit-ris c-v-proc essor-ri val-arm- cortex-a 76/
Arm Cortex-A76(2018年発表)はIntel Skylake(2015年発表)の90%に迫る性能とのことだったのでx86→Arm→RISC-Vで凡そ3年のラグがある感じかな -
👍0高評価👎0低評価
-
144
ななしのよっしん
2021/07/25(日) 15:21:58 ID: dHASw7P8i5
-
👍0高評価👎0低評価
-
145
ななしのよっしん
2021/07/27(火) 23:22:57 ID: XMh0A1aH2Z
-
👍0高評価👎0低評価
-
146
ななしのよっしん
2021/09/01(水) 14:53:27 ID: GFSOGhjbbq
-
👍0高評価👎0低評価
-
147
ななしのよっしん
2021/10/11(月) 12:13:26 ID: GOG/SbT8J2
-
👍0高評価👎0低評価
-
148
ななしのよっしん
2021/11/27(土) 22:32:57 ID: Wyg/7qI19H
-
👍0高評価👎0低評価
-
149
ななしのよっしん
2021/12/03(金) 16:55:40 ID: Wyg/7qI19H
-
RISC-Vに新仕様が15個追加される、AI・機械学習・IoTアプリ関連の機能を強化
https://gigazine .net/new s/202112 03-risc- v-intern ational- ratifies -new-spe cificati ons/
SiFive Performance P650 RISC-V core to outperform Arm Cortex-A77 performance per mm2
https://www.cnx- software .com/202 1/12/03/ sifive-p erforman ce-p650- risc-v-c ore-to-o utperfor m-arm-co rtex-a77 -perform ance-per -mm2/
最大16コア構成4命令デコード13段パイプラインSPECIntスコア11/GHz達成新仕様ハイパーバイザー拡張と暗号拡張を実装するRISC-VのCPUコアIPが登場
この開発ペースが続くならベクトル拡張を備えたArmv9相当のRVVCPUコアが早ければ来年中にも出現しそう
In-OrderのP270は既に実装してるから期待 -
👍0高評価👎0低評価
-
150
ななしのよっしん
2021/12/14(火) 08:47:55 ID: TsgXcfdBxy
-
👍0高評価👎0低評価